



Gera de XAOC Devices est un composant du sous-système Leibniz qui permet de masquer des bits individuels de données numériques par une opération logique ET. Le module dispose de huit entrées de porte avec lesquelles les bits de données individuels sont influencés, ainsi que de huit boutons lumineux pour l'inversion manuelle de chaque entrée de commande. Lorsqu'il est connecté à Drezno qui traite une forme d'onde ou une tension, le masquage des bits individuels donne lieu à diverses formes de quantification. La logique de traitement des bits dans Gera est basée sur le matériel, il n'y a donc pratiquement aucune latence, et les signaux binaires peuvent changer à des vitesses extrêmes.