



Gera de XAOC Devices es un componente del subsistema Leibniz que permite enmascarar bits individuales de datos digitales mediante una operación lógica AND. El módulo dispone de ocho entradas de compuerta con las que se influye sobre los bits de datos individuales, así como de ocho botones luminosos para la inversión manual de cada entrada de control. Cuando se conecta a Drezno que procesa una forma de onda o tensión, el enmascaramiento de los bits individuales da lugar a diversas formas de cuantificación. La lógica de procesamiento de bits en Gera se basa en el hardware, por lo que prácticamente no hay latencia, y las señales binarias pueden cambiar a velocidades extremas.